블로그 이미지
loveoclock
공대인, 특히 전자공학도들이 많은 정보를 얻어가길 바라며.. 책 냄새가 나는 블로그 만들어보도록 하겠습니다.

calendar

1 2 3 4
5 6 7 8 9 10 11
12 13 14 15 16 17 18
19 20 21 22 23 24 25
26 27 28 29 30 31

Notice

'flip-flop'에 해당되는 글 1

  1. 2011.11.02 SR Latch1


디지털 공학을 배운 학생이면 Latch가 무엇인지 대충 알 것이다. Latch를 배우고 나서 Flip-Flop을 배우게 된다. Latch는 Flip-Flop의 단위라고 보면 된다. 우리가 다룰 Latch는 SR Latch와 D Latch 두개이다. 두 개의 회로도와 진리표, 그리고 시뮬레이션을 보면서 각 Latch가 어떤 기능을 하는지에 대해서 알아보는 시간을 가질 것이다.

먼저 SR Latch에 대해서 알아보는 시간을 갖도록 하자. SR Latch는 네개의 NAND게이트로 이루어진다. 밑의 회로도가 SR Latch이다. 생각보다는 Latch의 구조가 간단하다.


Input은 세개가 있다. S(set),C(controller),R(reset) 그리고 Output은 Q,~Q가있다.
Set에 1이 들어가면 Set상태, R에 1이 들어가면 Reset상태가된다. C는 controller로써 1이면 전체회로가 동작하고 0이면 회로가 돌아가지 않는다. 이해하기 어려우면 기계의 전원장치라고 보아도 무방하다.

Q는 결과 값이며, ~Q는 Q에 not을 취한 값이므로 Q가 1이면 ~Q는 0이되고, Q가 0이면 ~Q는 1이 된다.

SR Latch의 진리표를 보도록 하겠다.


위의 설명을 보면 진리표가 왜 이렇게 짜이는지 쉽게 알 수 있다.

시뮬레이션을 보면서 마지막으로 확인하도록하자.




감사합니다. 다음에는 D Latch에 대해서 알아보도록 하겠습니다.




'전자공학과가 배우는 것들 > 디지털 공학' 카테고리의 다른 글

Quartus2 입문하기  (10) 2011.11.22
디지털공학 기본소자 and,or,not,exor  (0) 2011.11.10
Shift Register  (3) 2011.11.07
전가산기(Full Adder)  (0) 2011.10.31
반가산기(Half Adder)  (2) 2011.10.31
posted by loveoclock
prev 1 next